您希望搜索哪方面的内容?
PCI Express(PCIe)测试
升级到 PCIe 6.0 的成功之路
从仿真到协议测试,使用完整的 PCI Express® 6.0 解决方案,
可以呈现设计的真实性能,确保 PCIe 设计大获成功并实现出色的测量完整性。
是德科技提供了可扩展解决方案,帮助您更快捷地打造成功的 PCIe 设计,加速将产品推向市场。
PCIe 设计和仿真
随着数据速率的增加,高速串行数据链路的设计变得异常复杂起来——信道拓扑更为多样化,工作中的设备需要调节的参数数量也在成倍增加。 您需要通过仿真来优化 PCIe 设计的信号完整性和功率完整性,并且分析某些元器件――例如高速集成电路(IC)封装和印刷电路板(PCB)互连――的电磁(EM)效应。 我们能够帮助您快速、高效地评测 PCIe 6.0 链路的端到端性能。
PCIe 发射机测试
PCI Express 6.0 迈出了颠覆性的一步,从 NRZ 转变为 PAM4,眼高从 PCI Express 5.0 的 15 mV 降至仅 6 mV,但同时也带来了前所未见的挑战。 为了准确测量仅 6 mV 的眼高,您需要噪声性能更出色的示波器,而 Keysight UXR 示波器是您的理想选择。
Keysight FlexPLL 能实现更快的发射机锁相环(PLL)带宽测量,将测量时间从几小时缩短到几秒钟。
是德科技专家精心开发的发射机测试自动化工具性能非常先进,可以确保 PCIe 测量的完整性,避免代价高昂的重新设计,因此您可以更快将产品推向市场。
PCIe 接收机测试
由于采用了 PAM4 制式而 PCIe 的速度高达 64 GT/s,因此从 PCIe 信号中提取数字内容的挑战性大大增加。
在 PAM4 如此高的数据传输速率下,受信道高频损耗特性的影响,PCIe 接收机接收到的信号常常会出现大幅减损,导致比特误码率(BER)无法令人满意。 您需要一方面采用前向纠错(FEC)处理比特误码;另一方面进行信噪失真比(SNDR)等新测量。
Keysight M8040A 高性能 BERT 是是德科技唯一一款获准用于标准套件(Gold Suite)PCIe 接收机测试且支持 PAM4 的 BERT。 我们为您揭示设计的真实性能,保证您的 PCIe 设计取得成功。
有是德科技从旁协助,您将能更顺利地从 PCI Express 5.0 升级到 6.0。
PCIe 互连测试
通道是 PCIe 系统中的一个关键要素。 通道中有许多失真来源,它们会降低从 PCIe 发射机到 PCIe 接收机的信号质量——包括串扰、抖动、符号间干扰(ISI)等等。 您必须测量通道中的损耗特征,确保它们处在 PCIe 对特定数据速率的容限范围之内。 散射参数(S 参数)可以表征高频电路,比如 PCIe 系统中的通道。
自 PCI-SIG 成立以来,是德科技在各主要工作组中均做出了突出贡献。 是德科技能够提供先进的专业技术和完善的支持,帮助您满足这些复杂要求。
PCIe 协议测试
在物理层、数据链路层和传输层上都需要进行协议验证。 除了强制的协议合规性测试以外,PCI-SIG 还推荐了一百多种其他测试,用以正确表征您的设计。 链路训练状态机(LTSSM)是协议测试里面的一个关键要素。
您需要确定数据包是否在链路伙伴之间可靠地传输。 您需要使用协议分析和训练工具,来确定您的 PCIe 器件能够与链路伙伴成功通信。 我们可以帮您执行复杂的 PCIe 5.0 和 6.0 协议测试,快速排除检测到的错误,确保您的 PCIe 器件符合规范。
新型
P5570A 和 P5573A PCIe 6.0 协议分析仪和训练卡采用了一体化设计,可以提供一个可靠、值得信赖的测试平台,让您能够立即开始测试,无需担心线缆连接是否可靠。
PCIe测试资源
PCI-SIG®、PCIe® 和 PCI Express® 是 PCI-SIG 在美国的注册商标和 / 或服务标识。
需要帮助或遇到问题?